欢迎来到亿配芯城! | 免费注册
你的位置:SITIME(赛特时脉)预编程振荡器/晶振全系列-亿配芯城 > 芯片资讯 > 三巨头掀起晶体管未来10年大革命
三巨头掀起晶体管未来10年大革命
发布日期:2024-01-20 07:19     点击次数:151

台积电正研究新的3D芯片架构CFET,可望解决当今最先进的纳米片技术存在的缩放问题。

据EETimes报道,全球芯片产业的三巨头英特尔、台积电和三星正在“认真”研究一种新的3D芯片架构,垂直堆叠式(CFET)场效晶体管架构可望解决当今最先进的纳米片技术持续存在的缩放(Scaling)问题。

这三大芯片制造商首次在去年12月的国际电子元件会议(IEDM)上发表演讲,暗示他们将在十年内实现CFET场效晶体管架构的商业化。

比利时微电子研究中心IMEC的CMOS元件专案总监NaotoHoriguchi表示,所有的芯片业巨头包括英特尔、三星、台积电,都展示他们的最新研究成果。

在CFET时代到来之前,芯片行业将经历3纳米片架构,以及静态随机存取记忆体(SRAM)等已经停止缩小尺寸的互补式金属氧化物半导体(CMOS)组件相关问题。IMEC表示,缩小规模的停滞将迫使高效能运算芯片的设计者分解SRAM等CMOS功能,并采用将旧技术节点和小芯片拼接在一起的解决方法。

Horiguchi补充道:“我们目前的预期是,使用小芯片技术集成模拟或I/O。一部分传统技术,如模拟或I/O通过不同的方案进行集成,还有一部分逻辑和SRAM可以通过使用CFET架构进行扩展。”

 工艺节点缩小的速度放缓

IMEC预计,到2032年,工艺节点缩小的速度将会放缓,迫使人们更加依赖小芯片和先进封装的混合搭配使用,以及那些不断缩小尺寸的高性能逻辑组件。

Horiguchi说:“仅使用纳米片来缩放CMOS器件是非常困难的,借助CFET,我们可以认真地继续器件扩展,然后当然可以将其与小芯片和先进封装等其他技术相结合,以提高芯片性能。CFET正在为连续器件扩展开辟一条道路。这就是CFET的独特之处。”

Imec预计,到2032年,CFET的器件架构将超越1纳米节点。三星将在2022年率先在3纳米节点引入纳米片/栅极架构。台积电表示,台积电将于2025年推出带有2纳米节点的纳米片。

f4e9f136-b067-11ee-8b88-92fbcf53809c.png

Imec对潜在路线图扩展的预测。(来源:imec)

接触式多晶间距(CPP)(从一个晶体管栅极到下一个晶体管栅极的距离)是CFET技术商业化的关键指标。

“主要参与者的CPP为48-45nm,它接近CFET产品的目标尺寸,”Horiguchi指出,“为了实现向更小尺寸的重大转变,英特尔、三星和台积电必须进行多项工艺创新、工艺改进等。他们不会谈论这些工艺创新,但如果没有这一进展,他们可能无法制造出这样的设备。”

这三个芯片制造商已将CFET开发从实验室转移到能够进行小批量生产的中试线上。

上个月,英特尔告诉EETimes,它在PMOS(P沟道金属氧化物半导体)晶体管上的3D堆叠NMOS(N沟道金属氧化物半导体)方面取得了独特的突破,SITIME(赛特时脉)预编程振荡器/晶振 并结合了背面功率和背面接触,以最大限度地提高面积和功率交付效率。

在CFET架构中,NMOS和PMOS器件相互堆叠。台积电器件架构开拓总监Szuya Liao在总结台积电工作时表示,该公司已经达到了48纳米CPP的标准,这是一个关键门槛。

“通过在NMOS/PMOSFET之间引入关键的垂直隔离以及在栅极和源极/漏极之间引入适当的内部间隔物,我们的垂直堆叠nFET-on-pFET纳米片晶体管的良率超过90%,并表现出高通态电流和低泄漏,实现健康的六个数量级的开/关电流比”。Liao表示,通过垂直堆叠n型和p型FET,占地面积可以减少一半,晶体管数量可以增加一倍。这就像通过在与一个单层单元相同的占地面积上建造两栋联排别墅来增加城市密度。

 还有更多问题需要解决

SemiAnalysis首席分析师迪伦·帕特尔(DylanPatel)表示,虽然CFET承诺恢复工艺缩小的步伐,但在新架构商业化之前仍然存在一些障碍。

DylanPatel表示:“CFET还存在许多其他挑战,使其制造更加困难,如何为CFET结构供电非常困难且复杂。背面供电有不同的集成方案。对于大型、复杂的公司来说,转向CFET非常困难。”

Horiguchi说,正面处理和背面处理并不完全相等。他说:“通过正面工艺,我们可以将所有金属线挤压成非常精确的覆盖层,但背面,我们可能会遇到一些未对准的问题,正面加工中可能会发生一些晶圆变形,这会导致背面加工中出现更大的错位。这正是我们今天研究的内容。”

 更高的纵横比

Horiguchi说,CFET结构比纳米片结构中的3D形状更高。结构纵横比的增加带来了制造挑战。“图案化是第一个具有挑战性的部分,”他补充道。“这使得所有的纵横比都翻倍了。必须以某种方式改进或创新图案才能实现这种转变。”

高纵横比将需要沉积电介质、金属和一些外延生长,以便在沟槽的最底部获得源增益。材料和工艺创新是制造的其他障碍。

“我们需要非常高的掺杂剂激活,然后还需要非常低的接触电阻率,”Horiguchi说。“我们需要为CFET提供特殊的高k/金属栅极。这些也必须在非常高的结构中完成。这可能是关键的挑战:非常高且堆叠的设备架构。”

Imec正在与AppliedMaterials、TokyoElectron和LamResearch等材料和设备供应商合作开发CFET制造工具。

台积电表示,CFET架构的“重大挑战”可能会导致工艺复杂性和成本增加。“为了克服这些挑战,必须仔细选择集成方案,以降低工艺复杂性并最大限度地减少对新材料和工艺能力的需求,”Liao说。“参与早期EDA/流程工具开发,为重大设计变更做好准备也很重要。”

审核编辑:黄飞

 

阅读全文

相关资讯